Compuesto por 35 mil millones de transistores, el VU19P es el miembro más nuevo de la familia Virtex UltraScale + de 16 nm.
Xilinx ha ampliado su familia Virtex UltraScale + de 16 nanómetros (nm) para incluir el Virtex UltraScale + VU19P. Con 35 mil millones de transistores, se dice que el VU19P proporciona la densidad lógica más alta en cualquier chip que se haya construido.
El VU19P presenta 9 millones de celdas lógicas del sistema, ancho de banda de memoria DDR4 de hasta 1.5 terabits por segundo, ancho de banda del transceptor de hasta 4.5 terabits por segundo y más de 2,000 E / S de usuario.
Este ancho de banda de E / S masivo es muy adecuado para la interconexión de múltiples FPGA. También permite a los ingenieros conectar una amplia gama de tipos y velocidades de memoria externa para implementar un almacenamiento rápido y profundo de información de estado.
El nuevo dispositivo permitirá a los diseñadores emular y crear prototipos de los ASIC y SoC más avanzados. También racionalizará las pruebas y mediciones, así como las aplicaciones de vanguardia en defensa, aeroespacial y redes.
La validación conjunta de hardware y software otorga a los desarrolladores la capacidad de mostrar software e implementar características personalizadas antes de que las partes físicas estén disponibles. Con el FPGA VU19P, los ingenieros tendrán una tremenda ventaja en el desarrollo de algoritmos para inteligencia artificial, aprendizaje automático y procesamiento de video.
El diseño de ASIC para AI, 5G y aplicaciones de conducción autónomas requiere mover cantidades masivas de datos para poder alimentar sus complejos algoritmos. Para cumplir con este desafío, el VU19P incluye 80 transceptores, el mayor número en un dispositivo de clase de emulación. Este alto conteo de transceptores permite que el equipo de prueba de comunicación pueda soportar mayores densidades de puerto.
Los clientes de emulación y creación de prototipos tienen demandas insaciables de mayor recuento de E / S y ancho de banda de memoria. El VU19P, con sus más de 2.000 E / S de usuario, significa más memoria externa para depuración y más interconexión para entornos con múltiples FPGA.
"El VU19P permite a los desarrolladores acelerar la validación de hardware y comenzar la integración de software antes de que su ASIC o SoC esté disponible", dijo Sumit Shah, director sénior de marketing y gestión de líneas de productos en Xilinx.
Este reclamo está respaldado por Tran Nguyen, Director de Servicios de Diseño de ARM. Según Nguyen, "Arm confía en los dispositivos Xilinx como parte de nuestro proceso para validar nuestra tecnología IP y SoC de procesador de próxima generación". Continúa diciendo que "el nuevo VU19P permitirá a Arm, y muchos otros en nuestro ecosistema, acelerar el diseño, desarrollo y validación de nuestras tecnologías de hoja de ruta más ambiciosas".
Xilinx ofrece a los clientes de VU19P una amplia gama de herramientas de depuración, visibilidad e IP, proporcionando a los usuarios una plataforma de desarrollo integral que les permite diseñar y validar rápidamente sus aplicaciones y tecnologías más complejas.
Los diseñadores también disfrutarán de los beneficios de Vivado Design Suite de Xilinx en la mejora del flujo general para la implementación del diseño. Xilinx promociona este entorno de desarrollo con fuerza SoC, ya que permite a los diseñadores reducir el riesgo de agotamiento, el paso final en el proceso de diseño que precede a la fabricación física real.
Los desafíos planteados por AI y 5G han generado aún más interés que nunca en los FPGA de alto rendimiento. Muchos fabricantes han entrado en la competencia.
Recientemente hablamos sobre la familia de FPGA Agilex de Intel centrada en aplicaciones de centros de datos. La última versión en producción es la serie Agilex I. Estos dispositivos están construidos con tecnología de 10 nanómetros. Están destinados a aplicaciones de uso intensivo de ancho de banda, que admiten velocidades de datos de hasta 112 Gbps. Próximamente de Intel será el FPGA Agilex M-series mejorado.
¿Para qué utilizas los FPGA en tu trabajo? Cuéntanos sobre tus aplicaciones en los comentarios a continuación.
ga('create', 'UA-1454132-1', 'auto'); ga('require', 'GTM-MMWSMVL'); ga('require', 'displayfeatures'); ga('set',{'dimension1':'embedded,digital-ics,computing,digital-ics,automotive,computing,telecom'}); ga('set',{'contentGroup1':'embedded,digital-ics,computing,digital-ics,automotive,computing,telecom'});
ga('set',{'dimension3':"August 28, 2019"});
ga('set',{'dimension4':"Gary Elinoff"});
ga('send', 'pageview');
!function(f,b,e,v,n,t,s){if(f.fbq)return;n=f.fbq=function(){n.callMethod? n.callMethod.apply(n,arguments):n.queue.push(arguments)};if(!f._fbq)f._fbq=n; n.push=n;n.loaded=!0;n.version='2.0';n.queue=[];t=b.createElement(e);t.async=!0; t.src=v;s=b.getElementsByTagName(e)[0];s.parentNode.insertBefore(t,s)}(window, document,'script','https://connect.facebook.net/en_US/fbevents.js'); fbq('init', '1808435332737507'); // Insert your pixel ID here. fbq('track', 'PageView'); fbq('track', 'ViewContent', { content_ids: ['embedded','digital-ics','computing','digital-ics','automotive','computing','telecom'], content_type: 'category'});
_linkedin_data_partner_id = "353081"; (function(){var s = document.getElementsByTagName("script")[0]; var b = document.createElement("script"); b.type = "text/javascript";b.async = true; b.src = "https://snap.licdn.com/li.lms-analytics/insight.min.js"; s.parentNode.insertBefore(b, s);})(); } if(jstz.determine().name().indexOf("Europe") === -1) { showSocialCode(); // NOT EU } else { showSocialCode(); window.addEventListener("load", function () { window.cookieconsent.initialise({ "palette": { "popup": { "background": "#252e39" }, "button": { "background": "#14a7d0" } }, "type": "opt-out", "content": { "message": "This website uses tracking cookies to ensure you get the best experience on our website.", "href": "https://www.allaboutcircuits.com/privacy-policy/", "dismiss": "OK, GOT IT" }, onInitialise: function (status) { var type = this.options.type; var didConsent = this.hasConsented(); if (type == 'opt-out' && didConsent) { console.log("eu"); //showSocialCode(); } },
onStatusChange: function (status, chosenBefore) { var type = this.options.type; var didConsent = this.hasConsented(); if (type == 'opt-out' && didConsent) { console.log("eu"); //showSocialCode(); } },
onRevokeChoice: function () { var type = this.options.type; if (type == 'opt-out') { console.log("eu"); //showSocialCode(); } },
}) }); }
Los días felices de la PDA y Blackberry han quedado definitivamente atrás, pero el factor…
Tutorial sobre cómo pronosticar usando un modelo autorregresivo en PythonFoto de Aron Visuals en UnsplashForecasting…
Si tienes un iPhone, los AirPods Pro son la opción obvia para escuchar música, ¡aunque…
Ilustración de Alex Castro / The Verge Plus nuevos rumores sobre el quinto Galaxy Fold.…
Se rumorea que los auriculares premium de próxima generación de Apple, los AirPods Max 2,…
El desarrollador Motive Studio y el editor EA han lanzado un nuevo tráiler de la…