Mon. Oct 3rd, 2022

Socionext se asoció recientemente con Foxconn Technology Group y Network Optix para producir una nueva solución para la informática de punta, BOXiedge. Pero, ¿qué impulsa a este servidor multinúcleo de cómputo de borde y cómo su SoC apunta a la tendencia en cómputo de borde?

BOXiedge, un desarrollo en Edge Computing

La computación en la nube tiene sus desventajas: latencia, vulnerabilidad de seguridad y conexión de red poco confiable. Estas desventajas han dado lugar a la informática de punta. Edge computing permite que los dispositivos IoT ejecuten algoritmos de inteligencia artificial que se entrenan en la nube.

BOXiedge "src =" https://www.allaboutcircuits.com/uploads/articles/BOXiedge.jpg "style =" height: 545px; ancho: 800px "/></p>
<h5 style=BOXiedge. Imagen utilizada por cortesía de Socionext

Socionext afirma que BOXidege es una de esas soluciones informáticas de vanguardia. El dispositivo sin ventilador incluye un miniservidor de 24 núcleos que utiliza 30 vatios de potencia. BOXiedge está diseñado para aplicaciones de informática de vanguardia que requieren inteligencia, incluida la automatización de fábricas, el comercio minorista, la agricultura y la salud digital.

Al usar muchos núcleos en un sistema local que es capaz de ejecutar algoritmos de IA, los usuarios no necesitarán confiar en una conexión a Internet estable y segura. Los datos confidenciales también se almacenan localmente en el servidor, lo que mejora la seguridad.

Una inmersión más profunda en el procesador que impulsa el BOXidege puede ilustrar cómo las virtudes de la informática de borde se reflejan en el diseño del hardware.

SynQuacer SC2A11, el chip que impulsa la tecnología

SynQuacer SC2A11 es un Arm Cortex-A53 de 24 núcleos y 64 bits con velocidad de reloj de 1 GHz. El SoC incluye tres niveles de caché con 4 MB de L3, DDR4 RAM, PCIe y LAN.

SC2A11 "src =" https://www.allaboutcircuits.com/uploads/articles/SC2A11_Feature.jpg "style =" height: 666px; ancho: 800px "/></p>
<h5 style=SC2A11. Imagen utilizada por cortesía de Socionext

También incluye varias E / S, incluidas UART, I2C y GPIO.

Cada núcleo tiene dos procesadores, dos niveles de caché, mientras que el caché L3 se usa en las interconexiones con todos los núcleos. El SC2A11 es escalable y admite 64 dispositivos en paralelo, un recuento total de núcleos posible de 1,536.

Diseñado para la eficiencia energética (específicamente, 5W), el SC2A11 está dirigido a servidores, aplicaciones industriales y aplicaciones informáticas de vanguardia. Se dice que los muchos núcleos permiten que grandes cantidades de datos se procesen simultáneamente.

Elemento de procesamiento de SC2A11. Imagen utilizada por cortesía de Socionext

El SC2A11 está alojado en un paquete BGA con tapa de metal, que mide 30 mm x 30 mm. Este diseño compacto lo convierte en una opción útil para aplicaciones que requieren una gran cantidad de núcleos. Varias características de seguridad también están integradas en el SC2A11, incluyendo OPAL y un procesador ethernet. Socionext también ofrece una placa de evaluación para el dispositivo.

Junta de evaluación SC2A11

Placa de evaluación SC2A11. Imagen utilizada por cortesía de Socionext

La placa de evaluación incluye el SC2A11 con múltiples ranuras de memoria DDR4 y varias E / S.

¿La tendencia hacia la informática de borde afectará el diseño de hardware?

Los microcontroladores a menudo están diseñados para procesar una sola tarea.

Sin embargo, el SC2A11 demuestra que los microcontroladores pueden tomar una nueva dirección: diseños multinúcleo. Si bien el SC2A11 es un ejemplo dramático de un SoC multinúcleo, muestra cómo los diseños están siendo influenciados por la computación de borde.

Arquitectura de un sistema de video inteligente para un servidor de IA de borde

Arquitectura de un sistema de video inteligente para un servidor AI de borde con Witness VMS. Imagen (modificada) utilizada por cortesía de Socionext

La demanda de sistemas más seguros y dispositivos de baja latencia (como los que se requieren en vehículos autónomos) enfatiza la utilidad de los diseños paralelos. Es probable que este enfoque en la seguridad y la latencia influya en los futuros microcontroladores, incluida la integración de múltiples núcleos y coprocesadores de inteligencia artificial.

By Maria Montero

Me apasiona la fotografía y la tecnología que nos permite hacer todo lo que siempre soñamos. Soñadora y luchadora. Actualmente residiendo en Madrid.